ザイリンクス Virtex-7 FPGA VC707 評価キット

  • パーツ番号: EK-V7-VC707-G
  • リードタイム: 2 週間
  • デバイス サポート:
概要

製品説明

Virtex®-7 FPGA VC707 評価キットは、Virtex-7 XC7VX485T-2FFG1761C を搭載したフル装備の柔軟性に優れた高速シリアル ベース プラットフォームであり、高性能、シリアル コネクティビティ、および最先端メモリ インターフェイスを要件とするシステム デザインの構築に必要なハードウェアのすべての基本コンポーネント、デザイン ツール、IP、および検証済みリファレンス デザインが含まれています。同梱されている検証済みのリファレンス デザインや業界標準の FPGA メザニン コネクタ (FMC) によって、ドーター カードを使用した機能の拡張やカスタマイズが可能です。


主な機能と利点

  • AWS-GoLive Validation: Virtex-7 VX485T FPGA を使用する高帯域幅で高性能なアプリケーション向け 40Gb/s コネクティビティ プラットフォーム
  • ハードウエア、デザイン ツール、IP、検証済みリファレンス デザイン
  • MicroBlaze (ソフト 32 ビット RISC) でエンベデッド プロセッシングをサポート
  • PCIe Gen2x8、SFP+、SMA ペア、UART、IIC でシリアル コネクティビティを可能
  • 最大 800MHz/1600Mbps の 1GB DDR3 SODIM メモリ
  • 10-100-1000 Mbps イーサネット (GMII, RGMII および SGMII​) でネットワーク アプリケーションを開発
  • FPGA メザニン カード (FMC) インターフェイスで I/O を拡張

ザイリンクス デバイス

XC7VX485T-2FFG1761 FPGA 搭載 ROHS 準拠のキットの特長

ロジック セル 485,760
DSP スライス 2,800
メモリ (Kb) 37,080
GTX 12.5GB/s トランシーバー 56
I/O ピン 700
virtex-7-bk-chip
ハードウェア

ボードについて

VC707 評価ボードの特長

ek-v7-vc707-g-base-board

クロッキング

  • FPGA のシステム クロックとして使用される差動 200MHz 出力を備えた固定オシレーター
  • 156.250MHz の出力をデフォルトとしたプログラマブル オシレーター (周波数はイーサネット アプリケーションをターゲットとしているが、オシレーターは多様なエンド ユーザー向けにプログラム可能)
  • 差動 SMA クロック入力
  • 差動 SMA GTX 基準クロック入力
  • ユーザー提供の SFP/SFP+ モジュールからのクロック リカバリを実行する CPRI/OBSAI アプリケーションをサポートするために使用するジッター減衰クロック

コンフィギュレーション

  • USB でのコンフィギュレーションを可能にするオンボード JTAG コンフィギュレーション回路
  • Platform Cable USB II などのザイリンクス ダウンロード ケーブルを使用するために提供された JTAG ヘッダー
  • PCIe® コンフィギュレーション用の 128MB (1024Mb) リニア BPI フラッシュ
  • 16MB (128Mb) クワッド SPI フラッシュ

拡張コネクタ

  • FMC1 – HPC (8 XCVR、160 のシングルエンドまたは 80 の差動 (34 LA ペア、24 HA ペア、22 HB ペア) ユーザー定義ピン)
  • FMC2 – HPC (8 XCVR、116 のシングルエンドまたは 58 の差動 (34 LA ペア、24 HA ペア) ユーザー定義ピン
  • Vadj は 1.8V をサポート
  • IIC

通信およびネットワーク

  • Gigabit Ethernet GMII、RGMII、および SGMII
  • SFP+ トランシーバー コネクタ
  • 4 つの SMA コネクタ付き GTX ポート (TX、RX)
  • UART-USB ブリッジ
  • PCI Express x8 gen2 エッジ コネクタ (Gen3 用レイアウト)

メモリ

  • 1GB DDR3 SODIMM 800MHz / 1600Mbps
  • PCIe コンフィギュレーション用の 128MB (1024Mb) リニア BPI フラッシュ
  • SD カード スロット
  • 8Kb IIC EEPROM

制御および I/O

  • 5X プッシュ ボタン
  • 8X DIP スイッチ
  • 回転式エンコーダー スイッチ (3 I/O)
  • AMS FAN ヘッダー (2 I/O)

デバッグおよびアナログ入力

  • 8 GPIO ヘッダー、9 ピンの取り外し可能な LCD
  • アナログ ミックスド シグナル (AMS) ポート

電源

  • 12V ウォール アダプターまたは ATX 電源
  • 電圧および電流測定機能

表示数

  • HDMI ビデオ出力
  • 2x16 LCD ディスプレイ
  • LED (8 個)

搭載されるザイリンクス デバイス

XC7VX485T-2FFG1761 FPGA 搭載 ROHS 準拠のキットの特長

ロジック セル 485,760
DSP スライス 2,800
メモリ (Kb) 37,080
GTX 12.5GB/s トランシーバー 56
I/O ピン 700
virtex-7-bk-chip

内容

VC707 評価ボード

Virtex-7 XC7VX485T-2FFG1761C FPGA 搭載

Vivado® Design Suite: Design Edition (フルライセンス)

ノードはロックされ、ターゲット デバイスは Virtex-7 XC7VX485T FPGA にロック (1 年間のアップデートおよびサポート付き)

AMS101 評価カード

アナログ データ解析、内部温度/電圧の測定、および .csv ファイルへのデータ保存のため、無償評価ツールを伴う AMS 評価カード

イーサネット ケーブル

Micro USB ケーブル

Mini USB ケーブル

電源アダプター

電源コード

資料

Filter Documentation

Step 1: ボード リビジョン

Step 2 : ツール バージョン

Step 3: ドキュメントを表示

クリックして検索結果一覧を更新
ツールおよび IP

デザイン ツール

ツール名 詳細 ライセンス タイプ
Vivado Design Suite Design Edition ザイリンクスの Vivado® Design Suite は、FPGA および SoC を設計することを目的として開発された IP とシステムを中心とする新しいデザイン環境です。 ノードはロックされ、ターゲット デバイスは Virtex-7 XC7VX485T FPGA にロック (1 年間のアップデートおよびサポート付き)

IP

ツール名 詳細 ライセンス タイプ
Memory Interface Generator (MIG) MIG は、ザイリンクス FPGA 用のメモリ コントローラーとインターフェイスを生成するための無償ソフトウェアです。 無償 IP
トレーニングおよびサポート
デフォルト デフォルト タイトル 日付