Virtex®-7 FPGA VC707 評価キットは、Virtex-7 XC7VX485T-2FFG1761C を搭載したフル装備の柔軟性に優れた高速シリアル ベース プラットフォームであり、高性能、シリアル コネクティビティ、および最先端メモリ インターフェイスを要件とするシステム デザインの構築に必要なハードウェアのすべての基本コンポーネント、デザイン ツール、IP、および検証済みリファレンス デザインが含まれています。同梱されている検証済みのリファレンス デザインや業界標準の FPGA メザニン コネクタ (FMC) によって、ドーター カードを使用した機能の拡張やカスタマイズが可能です。
XC7VX485T-2FFG1761 FPGA 搭載 ROHS 準拠のキットの特長
ロジック セル | 485,760 |
---|---|
DSP スライス | 2,800 |
メモリ (Kb) | 37,080 |
GTX 12.5GB/s トランシーバー | 56 |
I/O ピン | 700 |
VC707 評価ボードの特長
クロッキング
コンフィギュレーション
拡張コネクタ
通信およびネットワーク
メモリ
制御および I/O
デバッグおよびアナログ入力
電源
表示数
XC7VX485T-2FFG1761 FPGA 搭載 ROHS 準拠のキットの特長
ロジック セル | 485,760 |
---|---|
DSP スライス | 2,800 |
メモリ (Kb) | 37,080 |
GTX 12.5GB/s トランシーバー | 56 |
I/O ピン | 700 |
Virtex-7 XC7VX485T-2FFG1761C FPGA 搭載
ノードはロックされ、ターゲット デバイスは Virtex-7 XC7VX485T FPGA にロック (1 年間のアップデートおよびサポート付き)
ツール名 | 詳細 | ライセンス タイプ |
---|---|---|
Vivado Design Suite Design Edition | ザイリンクスの Vivado® Design Suite は、FPGA および SoC を設計することを目的として開発された IP とシステムを中心とする新しいデザイン環境です。 | ノードはロックされ、ターゲット デバイスは Virtex-7 XC7VX485T FPGA にロック (1 年間のアップデートおよびサポート付き) |
ツール名 | 詳細 | ライセンス タイプ |
---|---|---|
Memory Interface Generator (MIG) | MIG は、ザイリンクス FPGA 用のメモリ コントローラーとインターフェイスを生成するための無償ソフトウェアです。 | 無償 IP |