日本語版の列に示されている資料によっては、英語版の更新に対応していないものがあります。日本語版は参考用としてご使用の上、最新の情報につきましては、必ず最新英語版をご参照ください。このページに示されている英語版はすべて最新版です。
別のデザイン ハブ ページには右側ペインからアクセスできます。
システム デザイン、ハードウェア デザイン、およびエンベデッド デザインの詳細は、Zynq-7000 デザインの概要デザイン ハブを参照してください。
概要 | 日本語 |
---|---|
UltraFast Embedded Design Methodology Guide | UltraFast エンベデッド デザイン設計手法ガイド |
Zynq-7000 SoC データ ムーバー Wiki ページ | |
キー コンセプト (英語) | 日本語 |
System Data Movement in a Zynq-7000 SoC | Zynq-7000 SoC でのシステム データーの移動 |
Peripherals in a Zynq-7000 SoC | Zynq-7000 SoC のペリフェラル |
Data Flow in a Zynq-7000 SoC | Zynq-7000 SoC のデータフロー |
トレーニング (英語のみ) | |
エンベデッド システム デザイン |
ターゲット リファレンス デザイン (英語のみ) | デザイン ファイル | |
---|---|---|
ZC702 評価キット デザイン ハブ | ||
ZC706 評価キット デザイン ハブ | ||
Zynq-7000 SoC - Where Can I Find Data Mover Examples? | Zynq-7000 SoC - データ ムーバー サンプルの入手 | |
アプリケーション ノート (英語) | デザイン ファイル | 日本語 |
Implementing Analog Data Acquisition using the Zynq-7000 SoC Processing System with the XADC AXI Interface | デザイン ファイル | Zynq-7000 SoC プロセッシング システムと XADC AXI インターフェイスを使用したアナログ データの取得 |
System Monitoring using the Zynq-7000 Processing System with a Xilinx Analog-to-Digital Converter AXI Interface | デザイン ファイル | Zynq-7000 SoC プロセッシング システムと XADC AXI インターフェイスを使用するシステム モニタリング |
PCI Express Endpoint-DMA Initiator Subsystem | デザイン ファイル | |
Zynq-7000 SoC Accelerator for Floating-Point Matrix Multiplication using Vivado High-Level Synthesis (HLS) | デザイン ファイル | Vivado HLS で設計する浮動小数点行列乗算の Zynq SoC アクセラレータ |
PS and PL Ethernet Performance and Jumbo Frame Support with PL Ethernet in the Zynq-7000 SoC | デザイン ファイル | |
ホワイト ペーパー (英語) | デザイン ファイル | 日本語 |
Leveraging Data-Mover IPs for Data Movement in Zynq-7000 SoC Systems | ||
Enabling High-Speed Radio Designs with Xilinx FPGAs and SoCs | ||
サンプル デザイン | デザイン ファイル | 日本語 |
Cache coherent CDMA transfers from block RAM to OCM | ブロック RAM から OCM へのキャッシュ コヒーレントの CDMA 転送 | |
テクニカル ヒント (英語のみ) | デザイン ファイル | |
パフォーマンス - イーサネット パケットの検査 - Linux - パケットを PL およびキャッシュにリダイレクトするときのテクニカル ヒント | ||
パフォーマンス - イーサネット パケットの検査 - ベアメタル - パケットを PL にリダイレクトするときのテクニカル ヒント | ||
Spectrum Analyzer - ソフトウェアのアクセラレーション - ACP コプロセッサを使用した FFT のアクセラレーションに関するテクニカル ヒント | ||
AMX - XADC による信号取り入れ、L2 キャッシュへのダイレクト メモリ アクセス (DMA)、およびデザインの完成に関するテクニカル ヒント |
ソリューション センター (英語) | 日本語 |
---|---|
Zynq-7000 SoC Solution Center | Zynq-7000 SoC ソリューション センター |
ザイリンクス フォーラム - エンベデッド ソリューション (英語のみ) | |
エンベデッド プロセッサ システム デザイン |