通过部署就绪型平台,消除 PCB 设计及系统集成任务
经过验证的成熟型 FPGA 设计流程,可在 RTL 中全面定制
大量 IP 构建块,可在 Alveo 硬件上便捷实施
预构建的 FPGA 量产卡
如果您是一位想要采用 PCIe® 封装部署的 FPGA 开发人员,Alveo 加速器可帮助您通过开盒即用的系统更快完成设计周期。与基于组件的方案相比,使用有 3 年保修期并且预先验证的部署卡,可绕过 PCB 集成、库存管理及产品生命周期管理任务。
开发人员现在可轻松启动预先验证的基础设计,该设计直接映射至 Alveo 硬件,提供 PCIe 系统所需的所有基础架构。开发人员可在一系列广泛的 Alveo 加速卡中使用传统 RTL 和 IP Integrator 流程,通过一个实施就绪型 Vivado 项目快速为其设计实现跨越式起步。
大量符合生产要求的 IP 可用于 Alveo 卡。使用模块化设计流程,您可在集中精力实现自己的硬件差异化的同时,充分利用预先优化的构建块与子系统。
AMD 提供综合开源 NIC 参考设计 OpenNIC,为支持网络及主机连接的应用简化 FPGA 开发。在 Alveo™ 加速卡的支持下,OpenNIC 可为外部接口以及基于 AXI 的定制 IP 集成提供一系列标准的硬件 IP 块。
OpenNIC 现在在 GitHub上开源提供。
在 Versal AI Core 自适应 SoC 的支持下,VCK5000 将 AI 引擎和 FPGA 架构相结合,适用于也需要网络连接的、支持 AI 的工作负载。
这款 HHHL、2x25G SmartNIC 由 Zynq UltraScale+ 自适应 SoC 和分立 NIC 器件提供支持,适用于网络加速工作负载。
访问我们的社区论坛、答复记录和文档,以获得使用 Alveo™ 加速卡的 Vivado™ 工具流程的帮助。搜索并探索所选主题的内容,或通过我们涉及您具体问题的论坛联系产品专家。
是否对通过 Alveo 平台使用 Vivado™ 工具有疑问?请联系产品专家。