IP 核

Xilinx 及其合作伙伴拥有大量的知识产权 (IP),可帮助您加速产品上市进程。我们的 IP 经过严苛的测试与验证,可帮助您第一时间获得成功。除了简单的内核库外,我们还可提供其他解决方案,帮助您提高生产效率。IP 集成器是一个 GUI,可为基于 AXI 的通用用户界面实现的 IP 实现快速连接。这可将设计工作时间缩短几个月。此外,我们还拥有在一个解决方案中高度集成多个 IP 的 IP 子系统。为何生成 DMA 和 PCIe 内核,我们什么时候可为您提供支持该功能的 IP 子系统。我们还拥有大量其它子系统。为何担心外设接口?让我们来帮助您加速产品上市进程。专注于您的应用设计。我们的 IP 解决方案经过精心设计,可为您实现更高的生产效率。


特色 IP 核

10G/25G 以太网子系统

Xilinx LogiCORE™ IP 10G/25G 以太网解决方案提供一个速度为每秒 10 Gb 或 25 Gb 的以太网媒体接入控制器,该控制器在 BASE-R/KR 模式下与 PCS/PMA 集成,而在各种 BASE-R/KR 模式下与独立 PCS/PMA 集成。

了解更多

面向 PCI Express (PCIe) 子系统的 DMA

面向 PCI Express® (PCIe) 的 Xilinx® LogiCORE™ QDMA 可实现高性能、可配置的分散集中 DMA,支持对 PCI Express 集成型模块的使用。  该 IP 提供 AXI4-MM 或 AXI4-Stream 可选用户接口。

了解更多

DDR4 控制器

Xilinx DDR4 内核可专门面向定制控制器需求生成一款全面的控制器或物理层。该控制器在 UltraScale 中运行速率高达 2400Mbps 而在 UltraScale+ 中运行速率则高达 2667Mbps。这款控制器可通过 IP 目录进行配置。

了解更多

重要视频