该开发套件已停产(根据 PDN 咨询XCN19008),并不再出售。针对该产品的解决方案将不再进行更新,Xilinx 将提供有限支持。
Kintex®-7 FPGA KC724 特性描述套件为对板上 Virtex-7 V325T FPGA 的 16 GTX (12.5Gbps) 收发器进行特性描述和评估提供了硬件环境。KC724 可通过 Vivado® 或 ISE® design suite 来评估集成式误码率测试器 (IBERT) 演示。每个 GTX Quad 及其相关参考时钟均从 FPGA 路由至用于连接 Samtec BullsEye 连接器的连接器焊盘。用户可以使用带有 BullsEye 连接器以及 SMA-10 标准连接器的电缆来连接各种评估平台,从背板与光学评估板到高速测试设备不一而足。每个 BullsEye 连接器都会处理一个完整的 GTX Quad、4 个发送/接收对以及 2 个独立的参考时钟,从而可以以最灵活的方式来测试定制应用。
包含符合 ROHS 规范的 KC724 套件,包括 XC7K325T-3FFG900E FPGA
逻辑单元 | 326,080 |
---|---|
DSP Slice | 840 |
内存 (Kb) | 16,020 |
GTX 收发器 | 16 |
I/0 引脚 | 14.500 |
包含 Kintex-7 KC724 评估板
通信与网络
时钟技术
显示
扩展连接器
配置
存储器
控制 & I/O
功耗
包含符合 ROHS 规范的 KC724 套件,包括 XC7K325T-3FFG900E FPGA
逻辑单元 | 326,080 |
---|---|
DSP Slice | 840 |
内存 (Kb) | 16,020 |
GTX 收发器 | 16 |
I/0 引脚 | 14.500 |
包含 Kintex-7 XC7K325T-3FFG900E FPGA
Kintex-7 XC7K325T FPGA 节点锁定 & 器件锁定,包含 1 年更新及技术支持
10 个标准 SMA
名称 | 说明 | 许可证类型 |
---|---|---|
Vivado Design Suite Design Edition | Xilinx Vivado® Design Suite 是一款以 IP 核及系统为中心的设计环境,这一全新构建的环境具有革新意义,能够显著加速 FPGA 和 SoC 系列器件的设计效率。 |
Kintex-7 XC7K325T-3FFG900E FPGA 节点锁定 & 器件锁定,包含 1 年更新及技术支持 |