硬件仿真是对开发中的系统进行调试和功能验证的过程。综合硬件功能验证对于降低开发成本和缩短上市进程至关重要。处理设计修改时,仿真可提供快速启动和快速周转时间。此外,仿真还可提供高度的设计可访问性及调试可见性,这样,ASIC 设计人员就可在流片前发现潜在的硬件故障。随着软件复杂性和成本的急剧上升,早期的硬件验证对于降低风险和加速系统开发至关重要。
为了最大限度提高系统性能并使用仿真器实现可预测的更快设计周期,Xilinx提供了最全面的设计方法和设计开发平台。 Vivado 设计套件向仿真类系统设计人员提供了业界一流的开发体验。这是 Xilinx 第三代仿真类工具、IP 及设计流程。
对于仿真平台,Xilinx 解决方案:
凭借 Virtex®-7 2000T FPGA 和 Virtex UltraScale™ VU440 FPGA,Xilinx 一直是最大容量 FPGA 的市场领导者。16nm Virtex UltraScale+™ 系列现在包括世界上容量最大的 FPGA - Virtex UltraScale+ VU19P FPGA,实现高端器件连续三代的持续领先。
内置 ASIC 仿真功能
在 20nm 下将器件密度提高 4 倍
具全球最大容量的 FPGA
使用 Xilinx UltraScale™ 架构,ASIC 原型 & 仿真可实现突破性性能和集成。Virtex® UltraScale 器件通过高逻辑容量、超过 90% 器件利用率、堪比 ASIC 的时钟、增强型布线和面向引脚多路复用的高速收发器简化设计分区。突破性架构融合 Xilinx Vivado® Design Suite 为满足领先的 ASIC 和 SoC 平台需求提供了理想的解决方案。