信号完整性

如今,要构建工作系统,仅仅了解数字逻辑是不够的,还需要掌握很多知识。

本页上的资源旨在为您提供一切所需的信息,以便让您在第一次使用 Xilinx FPGA 时便可实现可靠的系统级设计。

信号完整性 (SI) 的基础工具和模型

Xilinx 提供了大量技术文档和仿真用工具。我们支持 IBIS 和 加密 HSPICE 模型与设计套件

PCB 设计工具

特征尺寸的缩小以及对更低的功耗的需求,使内核电压从标准的 3.3V 降至 0.9V。电压和信号频率的这种变化要求我们采用新的设计手段,并且需要考虑先前被忽视的电学影响。

高速串行收发器

Xilinx 7 系列 FPGA 提供了各种收发器产品,其数据运行速率范围从 500Mb/s 直至 28Gb/s 不等。

7 系列收发器最大链接速率

Xilinx 的高速收发器提供了各种功能,可实现最佳的信号完整性。您可以通过使用下列功能来实现这一完整性:

  • Tx 3 TAP 预加重
  • Rx 线性均衡器
  • Rx 高级的 DFE
  • 低抖动 PLL
  • 高分辨率的 2D 眼扫描

系列收发器

白皮书

下列白皮书旨在向读者介绍如何在 Xilinx 模型中使用多个 EDA 工具(如 Agilent ADS)来执行 FPGA 信号和电源完整性仿真。

电源完整性

高速串行收发器

PCB 设计

计算器和估计器

设计带有精密 IC(如 FPGA)的电路板时,计算 PCB 需要的 FPGA 数量很重要,反之亦然。您可以从下列资源中找到有关信号完整性、静态和动态功率和 SSO 的相关信息:

电源和电源分配系统(PDS)

分析和设计功耗,并为电流通路返回旁路电容选择、功耗和稳压器方面的信息。

印刷电路板(PCB)设计

赛灵思提供了高密度封装布线信息、详细的 PCB 设计检查清单和很多其它资源,来保证你设计 PCB 时考虑到了全部细节。

下一步

相关链接

特色 Alliance 成员