KCU1250 功能描述套件可为您提供评估 UltraScaleTM XCKU040-FFVA1156 FPGA 上可用 20 GTH 16.3Gbps 收发器所需的一切功能。同时访问集成式误码率测试器 (IBERT) 演示和 Vivado® 设计套件,能够实现对业界领先 GTH 收发器的快速评估。每个 GTH Quad 及其相关参考时钟均从 FPGA 路由至 BullsEye 连接器焊盘。它可连接各种评估平台,从背板与光学评估板到高速测试设备不一而足。
包含符合 ROHS 的 XCKU040-2FFVA1156E FPGA 和 Dilgilent USB JTAG 编程端口
系统逻辑单元 (K) | 530 |
---|---|
DSP Slice | 1,920 |
Block RAM (Mb) | 21.1 |
16.3Gb/s 收发器 | 20 |
I/0 引脚 | 520 |
包含 Kintex UltraScale KCU1250 功能描述开发板
通信与网络
时钟技术
显示
扩展连接器
存储器
功耗
控制 & I/O
包含符合 ROHS 的 XCKU040-2FFVA1156E FPGA 和 Dilgilent USB JTAG 编程端口
系统逻辑单元 (K) | 530 |
---|---|
DSP Slice | 1,920 |
Block RAM (Mb) | 21.1 |
16.3Gb/s 收发器 | 20 |
I/0 引脚 | 520 |
包含 XCKU040-2FFVA1156E FPGA
XCKU040 FPGA 节点锁定与设备锁定,更新期为 1 年
将最终用户系统连接到 FPGA 的 GTH 收发器和参考时钟
满足 UltraScale FPGA GTH 收发器的所有功耗要求
名称 | 描述 | 许可证类型 |
---|---|---|
Vivado Design Suite Design Edition | Xilinx Vivado® Design Suite 是一款以 IP 核及系统为中心的设计环境,这一全新构建的环境具有革新意义,能够显著加速 FPGA 和 SoC 系列器件的设计效率。 |
XCKU040 FPGA 节点锁定与设备锁定,更新期为 1 年 |