DUC/DDC 编译器

概述

产品描述

Xilinx 推出了一款支持 LTE、 TD-SCDMA 和 WCDMA 标准的低成本、低功耗 DUC/DDC 解决方案,有助您加速产品上市进程。

数字上变频器 (DUC) 和数字下变频器 (DDC) 是无线通信系统中的两个最基础的构建块。虽然算法相对简单,但系统变量可能非常庞大,导致当今硬件工程师面临巨大的时间压力,尤其是考虑到新的空中接口标准和无线电架构要求层出不穷的情况。
DUC/DDC Compiler 可在设计实现完成之前,针对一系列特定需求提供最有效设计实现方面的先验知识,从而显著缩短了实现时间。这不仅是一个非常有效的设计方案,而且相对于手动设计方案而言,还显著提高了生产率。

DUC/DDC 编译器支持以下空中接口标准:

  • LTE
  • TD-SCDMA
  • WCDMA

此外,相对于较低性能的 FPGA 产品而言,编译器的高时钟速率可确保滤波器折叠 (folding) 和时分多路复用技术能够大幅减少所需的资源。


主要功能与优势

  • LTE 支持 1.4、 3、5、 10、15、和20MHz,TD-SCDMA 支持 1.6MHz,以及 WCDMA 支持 5MHz
  • 每条天线路径支持多达 18 个载波 (取决于载波带宽和空中接口标准)
  • 支持多根天线
  • 支持从 30.72MSPS 到 245.76MSPS 的 DUC 输出采样率
  • 支持从 30.72MSPS 到 184.32MSPS 的 DDC 输入采样率
  • 可编程载波间距与分布位置
  • 支持数字下变频器(DDC)中的 Fs/4 下变频
  • 使用实现选项来配置时钟率、启动可选控制信号、并指定资源使用统计数据
  • 数据接口支持 AXI-4 流
  • 接口符合 AMBA 3 APB 规范
  • ‘C’ 模型仿真支持

资源利用率


技术支持

技术文档

主要资料

Default Default 标题 文件类型 日期