SelectIO 接口向导

简介

产品描述

SelectIO 接口向导的提供符合 Xilinx 最终用户许可证条款规定,随 ISE® 和 Vivado™ 软件免费提供。

Xilinx 可为在 Xilinx FPGA 中配置 SelectIO 模块提供一个简单易用的向导。

LogiCORE™ IP SelectIO™ 接口向导提供直观的定制 GUI,可帮助用户配置 Xilinx FPGA 上的 SelectIO 模块,充分满足其设计需求。本向导可生成一个 HDL 封装程序,其不仅可用于配置 SelectIO 模块(如 IOSERDES 和 IODELAY),而且还可将其连接至设计中的 IO 时钟原语。包含内建模板,可自动配置 SelectIO,从而支持各种标准接口(SGMII、DVI、摄像机链路、芯片到芯片)以及各种 I/O 信令标准(LVCMOSxx、HSTLxx、SSTLxx)。


主要特性与优势

  • 支持输入、输出或双向总线
  • 简化时钟电路的创建以推动 IO 逻辑
  • 支持达 32 位位宽的数据总线
  • DDR 模式下高达 14 位的可选数据串行化
  • 可选数据和/或时钟延迟插入
  • 单路或双路数据速率数据
  • 时钟和/或数据的单端或差分标准
  • 访问可选原语端口
  • 可以与 PlanAhead™ 一起使用来实现其它 IO 配置
  • 可实现可选相位检测器功能
  • 使用 CORE Generator 中的“自动更新”特性将该内核更新至项目中的最新版本。

技术支持

技术文档

特色技术文档

Default Default 标题 文件类型 日期