Zynq 总线功能模型 (BFM)

概述

2016 年 12 月 1 日起,将不再提供 Zynq BFM。现有 AXI-BFM 许可证将在 2016.4 版本中持续有效,但在 Vivado 2016.4 版本发布之后不再提供支持。

Xilinx Zynq 验证 IP 将于 2017 年取代 Zynq BFM。了解更多信息,请联系 本地 Xilinx 销售

产品描述

Zynq®-7000 SoC 总线功能模型 (BFM) 支持 Zynq-7000 应用的功能仿真。旨在通过仿真 PS-PL 接口和处理器系统 (PS) 逻辑的 OCM/DDR 存储器,实现可编程逻辑 (PL) 的功能验证。该 BFM 以加密 Verilog 模块的数据包形式提供。BFM 工作可使用包含在 Verilog 语法文件中的一系列 Verilog 任务来控制。


主要特性与优势

  • 引脚兼容和基于 Verilog 的仿真模型
  • 支持所有 AXI 接口
  • 符合 AXI3.0 规范
  • 稀疏内存模型(用于 DDR)和 RAM 模型(用于OCM)
  • 基于 Verilog 任务的 API
  • 在 Vivado® 设计套件中提供
  • 支持阻塞和非阻塞中断
  • 需要针对 AXI BFM 模型提供许可证

没有针对 AXI BFM IP 提供评估许可证


技术支持

技术文档

特色技术文档

Default Default 标题 文件类型 日期