所有使用 1) 量产芯片与 2) -2GE 或 -3E 速度级的当前设计都必须使用该答复记录中指定的 QPLL 设置。
不是 -2GE 或 -3E 速度级的量产芯片当前设计可使用 Vivado Design Suite 2012.4 及以上版本的默认设置,也可使用 ISE Design Suite 14.4 及以上版本中 7 系列串行收发器向导 v2.4 版本的默认值。
所有使用量产芯片的全新设计必须使用这些面向所有速度级的设置。这些 GTH 设置将在 Vivado Design Suite 2013.3 版以及 ISE 14.7 设计工具的 7 系列串行收发器向导 v2.7 版本中得到体现。注意,这些设置不向后兼容于通用 ES 芯片。关于 GES,敬请参考 (Xilinx 答复 51625)。
属性 | 值 |
QPLL_CFG | 27'h04801C7 |
QPLL_LOCK_CFG | 16'h05E8 |
COMMON_CFG | 32'h0000001C |
修订历史记录
07/29/2013——初始版本
AR# 56332 | |
---|---|
日期 | 07/29/2013 |
状态 | Active |
Type | 设计咨询 |
器件 |