Xilinx 提供一款通用前向纠错 (FEC) 引擎,通过 IP FEC 流以及媒体流生成和插入符合 SMPTE ST2022 标准的视频,其支持多达 512 个视频通道,不仅可加速产品上市进程,而且还可推动广播与 IP 网络的融合。
Video-over-IP FEC LogiCORE IP 有助于将前向纠错数据添加至基于 IP 的视频流,提供稳健的广播提供及分配链路。在传输端,来自多个封包化及多路复用流的介质有效负载进入 Video-over-IP FEC 发射器。符合 SMPTE ST 2022-1 或 ST 2022-5 标准的二维 FEC 数据包可与介质包流一起生成和插入。此外,该发射器还可在需要时添加相关数据包报头信息,例如在 ST 2022-2 传输协议中,ST 2022-2 或 ST 2022-6 报头可添加到介质有效负载的上面。另外,有效负载还可按原样在直通模式下发送。Video-over-IP FEC 发射器中的媒体和 FEC 数据包在发送到 MAC 之前,需要通过报头插入模块构建完整的以太网数据包。在接收端,来自 MAC 的以太网数据包需要通过解帧器模块除去较低层协议报头后,数据流才能进入 Video-over-IP FEC 接收器,所有丢失数据包才能通过 FEC 矩阵进行恢复。
FEC 引擎基于标准 AXI4-Stream、AXI4-Lite 和 AXI4-MM 接口,可轻松集成到您的 Video-over-IP 系统设计中。
此 IP 核已停用。生效日期: 5/24/2017
不推荐用于全新设计。对于 2017.2 版,此核已从 IP catalog 中删除。请联系 IP 合作伙伴Macnica Technology,了解 IP 供货情况。