日本語版の列に示されている資料によっては、英語版の更新に対応していないものがあります。日本語版は参考用としてご使用の上、最新の情報につきましては、必ず最新英語版をご参照ください。このページに示されている英語版はすべて最新版です。
別のデザイン ハブ ページには右側ペインからアクセスできます。
システム デザイン、ハードウェア デザイン、およびエンベデッド デザインの詳細は、Zynq-7000 デザインの概要デザイン ハブを参照してください。
概要 | 日本語 |
---|---|
UltraFast Embedded Design Methodology Guide | UltraFast エンベデッド デザイン設計手法ガイド |
Zynq-7000 SoC Low Power Solution | Zynq-7000 SoC 低消費電力ソリューション |
キー コンセプト (英語) | 日本語 |
Vivado Design Suite User Guide: Power Analysis and Optimization | Vivado Design Suite ユーザー ガイド: 消費電力解析と最適化 |
Xilinx Power Estimator User Guide | Xilinx Power Estimator ユーザー ガイド |
System Level Considerations - Power Consumption | システム レベルでの考慮 - 消費電力 |
Zynq 消費電力管理 | |
よくある質問 (FAQ) (英語) | 日本語 |
Which Low Power or Power Optimization techniques are available for Zynq-7000? | Zynq-7000 - Zynq-7000 で利用可能な低電力テクニックまたは電力最適化テクニック |
トレーニング (英語のみ) | |
Zynq SoC システム アーキテクチャ |
ターゲット リファレンス デザイン (英語のみ) | |
---|---|
ZC702 評価キット デザイン ハブ | |
ホワイト ペーパー (英語) | 日本語 |
Reducing Switching Power with Intelligent Clock Gating | 高度なクロック ゲーティングによるスイッチング電力の削減 |
テクニカル ヒント (英語のみ) | |
消費電力テクニック パート 1 - インストールおよび実行に関する テクニカル ヒント | |
消費電力テクニック パート 2 - TI の Fusion Power Designer を使用した ZC702 消費電力の測定に関するテクニカル ヒント | |
低消費電力テクニック パート 3 - スタンドアロン アプリケーションを使用した ZC702 消費電力の測定に関するテクニカル ヒント | |
低消費電力テクニック パート 4 - Linux アプリケーションを使用した ZC702 消費電力の測定に関するテクニカル ヒント | |
低消費電力テクニック パート 5 - プロセッシング システムの Linux アプリケーション制御 - 周波数制御などに関するテクニカル ヒント | |
低電力テクニック パート 6 - Linux アプリケーションによるプログラマブル ロジックの周波数制御などのテクニカル ヒント | |
低消費電力テクニック パート 7 - プロセッシング システムの Ubuntu アプリケーション制御 - 周波数制御などに関するテクニカル ヒント |
ソリューション センター (英語) | 日本語 |
---|---|
Zynq-7000 SoC Solution Center | Zynq-7000 SoC ソリューション センター |
ザイリンクス フォーラム - エンベデッド ソリューション (英語のみ) | |
エンベデッド プロセッサ システム デザイン |